Chuyên gia

Thông tin chuyên gia

Quay về
  Nam       Nữ
Khoa học tự nhiên
Khoa học kỹ thuật và công nghệ
Khoa học y, dược
Khoa học nông nghiệp
Khoa học xã hội
Khoa học nhân văn
Chuyên gia tư vấn về các công nghệ ưu tiên để chủ động tham gia cuộc Cách mạng công nghiệp lần thứ tư
Chuyên gia tư vấn hỗ trợ hoạt động khởi nghiệp đổi mới sáng tạo
Chuyên gia tư vấn, hỗ trợ doanh nghiệp nâng cấp, chuyển đổi công nghệ
Lĩnh vực khác

Quá trình Công tác

Thời gian
Cơ quan
Vị trí
11/2003 - 10/2005
Trợ giảng, Khoa Điện Tử Viễn Thông, trường Đại học Bách Khoa Đà Nẵng
11/2005 - 09/2008
Giảng viên, Khoa Điện Tử Viễn Thông, trường Đại học Bách Khoa Đà Nẵng
10/2008 - 07/2012
PhD student, Signal Processing and Speech Communication Laboratory (SPSC), Graz University of Technology (TU Graz), Graz, Austria
08/2012 - nay
Giảng viên, Khoa Điện Tử Viễn Thông, trường Đại học Bách Khoa Đà Nẵng

Đề tài

Tên đề tài Cấp Vai trò Năm
Nghiên cứu phát triển mô hình học sâu trên thiết bị điện toán biên ứng dụng trong nhận dạng hình ảnh. Đề tài cấp cơ sở 2021
Nghiên cứu thiết kế lõi IP mạng nơ ron nhân tạo cho nhận dạng mẫu trên phần cứng FPGA [website: https://sites.google.com/site/nnfpga]. Đề tài cấp Bộ 2018
Distributed Computing and Information Processing (DICIP) - in the framework of Austrian National Research Network on Signal and Information Processing for Science and Engineering (NFN-SISE). Đề tài Khác 2011
Nghiên cứu xây dựng kiến trúc phần cứng thực thi Convolutional Neural Network trên FPGA. Đề tài cấp ĐHĐN 2021

Tạp chí

Tên bài báo Loại Tạp chí Tác giả
Nghiên cứu triển khai mạng học sâu LeNet5 trên vi điều khiển STM32 ứng dụng trong nhận dạng hình ảnh. Bài báo Tạp chí Khoa học và Công nghệ Đại học Thái Nguyên. Số: 226(11). Trang: 191-199. Năm 2021. Tác giả: Huỳnh Việt Thắng
Thiết kế và thực thi tích chập hai chiều trên board phát triển FPGA PYNQ-Z2. Bài báo Tạp chí Khoa học và Công nghệ Đại học Thái Nguyên. Số: 226(02). Trang: 3-8. Năm 2021. Tác giả: Huỳnh Việt Thắng
Ứng dụng học sâu trong hỗ trợ chẩn đoán ung thư da dựa vào hình ảnh. Bài báo Hội thảo KH quốc gia Công nghệ thông tin & ứng dụng trong các lĩnh vực (CITA) 2019. Số: ISBN: 978-604-84-4453-2. Trang: 155-163. Năm 2019. Tác giả: Huỳnh Chỉnh, Huỳnh Việt Thắng
A framework for customizable deep neural network hardware generation on FPGA. Bài báo Tạp chí KHCN ĐHĐN. Số: 11(120).2017. Trang: 68-71. Năm 2017. Tác giả: Huỳnh Việt Thắng, Huỳnh Minh Vũ, Hồ Phước Tiến
Design of Artificial Neural Network Architecture for Handwritten Digit Recognition on FPGA. Bài báo Tạp chí Khoa học Công nghệ ĐHĐN. Số: 11(108).2016 - Quyển 2. Trang: 207-210. Năm 2016. Tác giả: Huỳnh Việt Thắng
An Embedded System for Face Recognition based on Raspberry Pi and Support Vector Machines. Bài báo Tạp chí Khoa học Công nghệ ĐHĐN. Số: 11(108).2016 - Quyển 2. Trang: 290-293. Năm 2016. Tác giả: Hồ Anh Trang, Hồ Phước Tiến, Huỳnh Việt Thắng
Về một kiến trúc mạng nơ-ron nhân tạo trên FPGA ứng dụng trong nhận dạng chữ số viết tay. Bài báo Hội thảo quốc gia về Điện tử, Truyền thông và Công nghệ thông tin năm 2015 (REV-ECIT). Số: ISBN: 978-604-67-0635-9. Trang: 253-256. Năm 2015. Tác giả: Nguyễn Thị Kim Anh, Nguyễn Trường Thọ, Huỳnh Việt Thắng
Thực hiện khối tách biên ảnh trên FPGA. Bài báo Tạp chí Khoa học Công nghệ ĐHĐN. Số: Số 9(82).2014. Trang: 25. Năm 2014. Tác giả: Trần Nhật Tin; Lê Thanh Lâm; Huỳnh Việt Thắng
On the rounding error of fused multiply-accumulate based floating-point dot-product architectures. Bài báo Tạp chí khoa học công nghệ ĐHĐN. Số: NA. Trang: NA. Năm 2012. Tác giả: Huynh Viet Thang
Exploiting Reconfigurable Hardware to Provide Native Support of Double Precision Arithmetic on Embedded CPUs. Presentations Research Poster at International Supercomputing Conference 2010 (ISC'10), May 30 - June 03, 2010, Hamburg, Germany. Year 2010. Authors: Thang Viet Huynh, Manfred Mücke
A framework for floating-point bit-width allocation in hardware implementation of signal processing algorithms. Article Proc. of The first International Conference on Advanced Technologies in Electrical, Electronic and Communication Engineering (ICATEC) 2016. No: NA. Pages: 58-61. Year 2016. Authors: Huynh Viet Thang
Nghiên cứu về Network-on-Chip và thực hiện Network-on-Chip trên nền FPGA (LV thạc sỹ kỹ thuật - tiếng Việt) [online: https://sites.google.com/site/hvthangete/publication]. Bài báo Đại học Đà Nẵng. Số: NA. Trang: 94. Năm 2007. Tác giả: Huỳnh Việt Thắng
FPGA Implementation of a 2D Convolution on PYNQ-Z2. Article International Journal of Computing and Digital Systems. No: NA. Pages: 1-6. Year 2020. Authors: Thang Viet Huynh
Performance Enhancement of Encryption and Authentication IP cores for IPSec based on Multiple-Core Architecture and Dynamic Partial Reconfiguration on FPGA. Article SigTelCom 2018 (IEEE) [DOI: 10.1109/SIGTELCOM.2018.8325775]. No: NA. Pages: 126-131. Year 2018. Authors: Tuan Nguyen Trong, Nguyen Van Cuong, Thang Viet Huynh, Yen Luong, Hai Dang
A Customized Hardware Architecture for MultiLayer Artificial Neural Networks on FPGA. Article Advances in Intelligent Systems and Computing, Information Systems Design and Intelligent Applications, vol 672. Springer, Singapore [DOI: https://doi.org/10.1007/978-981-10-7512-4_63]. No: 672. Pages: 637-644. Year 2018. Authors: Huỳnh Minh Vũ, Huỳnh Việt Thắng
Deep Neural Network Accelerator based on FPGA. Article The 4th NAFOSTED Conference on Information and Computer Science (NICS) 2017 (IEEE) [DOI: 10.1109/NAFOSTED.2017.8108073]. No: NA. Pages: 254-257. Year 2017. Authors: Thang Viet Huynh
THỰC HIỆN NETWORK-ON-CHIP (NoC) TRÊN NỀN FPGA. Bài báo Tạp chí Khoa học và Công nghệ - Đại học Đà Nẵng. Số: 22. Trang: p.19-25. Năm 2007. Tác giả: HUỲNH VIỆT THẮNG, Trường ĐHBK, ĐHĐN, PHẠM NGỌC NAM, Trường ĐHBK Hà Nội
Evaluation of Artificial Neural Network Architectures for Pattern Recognition on FPGA. Article International Journal of Computing and Digital Systems (ISSN: 2210-142X) DOI: http://dx.doi.org/10.12785/ijcds/060305. No: Volume 6 - Issue 3. Pages: 133-138. Year 2017. Authors: Thang Viet Huynh
Towards Efficient Implementation of Neural Networks with Reduced Precision Floating-Point Parameters. Bài báo ICBSBE 2012. Số: NA. Trang: NA. Năm 2012. Tác giả: Huynh Viet Thang & Nguyen Hai Trieu Anh
Hardware cost of reduced precision floating-point neural network architecture of FPGA. Article 2nd Intl. workshop on Industrial IT Convergence (WIITC) 2014. No: 2. Pages: 45-48. Year 2014. Authors: Huynh Viet Thang
Efficient Floating-Point Implementation of Signal Processing Algorithms on Reconfigurable Hardware. Article Ph.D thesis, Graz University of Technology, Austria [available in EURASIP library: http://theses.eurasip.org/theses/446/efficient-floating-point-implementation-of-signal/]. No: NA. Pages: NA. Year 2012. Authors: Thang Viet Huynh
Evaluation of the Stretch S6 Hybrid Reconfigurable Embedded CPU Architecture for Power-Efficient Scientific Computing. Article Procedia Computer Science, Volume 9, 2012, Pages 196-205, ISSN 1877-0509, [DOI: https://doi.org/10.1016/j.procs.2012.04.021]. No: 9. Pages: 196-205. Year 2012. Authors: T. V. Huynh, M. Mücke, and W. N. Gansterer
Native Double-Precision LINPACK Implementation on a Hybrid Reconfigurable CPU. Article In 18th Reconfigurable Architectures Workshop (IEEE-RAW), May 16-20, 2011, Anchorage, Alaska, USA [DOI: http://dx.doi.org/10.1109/IPDPS.2011.156]. No: 10. Pages: 10-13. Year 2011. Authors: Thang V. Huynh, Manfred Mücke, Wilfried N. Gansterer
Error Analysis and Precision Estimation for Floating-Point Dot-Products using Affine Arithmetic. Article in The 2011 International Conference on Advanced Technology for Communications (IEEE-ATC), Aug 2-4, Danang, Vietnam. [DOI: http://dx.doi.org/10.1109/ATC.2011.6027495]. No: NA. Pages: 319-322. Year 2011. Authors: Thang Viet Huynh, Manfred Mücke
Design space exploration for a single-FPGA handwritten digit recognition system. Article in Proc. of IEEE ICCE-2014 "The 5th International Conference on Communications and Electronics". No: NA. Pages: 291-296. Year 2014. Authors: Thang Viet Huynh
Prototyping of a Network-on-Chip on Spartan 3E FPGA. Article IEEE-ICCE 2008, 2nd International Conference on Communications and Electronics. No: [http://dx.doi.org/10.1109/CCE.2008.4578927]. Pages: pp.24-28. Year 2008. Authors: Huynh Viet Thang, Pham Ngoc Nam

Tạp chí

Hình thức Năm
Chiến sĩ thi đua cơ sở Năm: 2013, 2015, 2017, 2018.

Sở hữu trí tuệ

Ngoại ngữ

Ngoại ngữ
Trình độ

Kinh nghiệm

Hội đồng
Cấp
Vai trò